¡Subvencionado por la Cátedra!
- Preinscripción:Del 01/11/2025 al 30/11/2025
- Matrícula:Del 01/12/2025 al 20/12/2025
- Impartición:Del 12/01/2026 al 10/04/2026
- Precio (euros):12,00 (tasas incluidas)
- Director:D. Jorge Fernández Berni
- Créditos:7,00 ECTS
- Modalidad:Online
Objetivos
El objetivo principal de esta microcredencial es que los alumnos dominen el flujo de diseño de sistemas empotrados complejos sobre plataformas SoC-FPGA, incluyendo la síntesis de alto nivel. Tras su finalización, el estudiante será capaz de diseñar e implementar procesadores empotrados y sistemas completos que podrán incluir módulos IP concebidos a medida de las especificaciones de aplicación. Se busca también que el estudiante pueda analizar y aplicar diversas estrategias de implementación de SoCs, decidiendo la arquitectura más eficiente para cada caso. Además, se capacitará al alumno para utilizar herramientas de síntesis de alto nivel (HLS), permitiéndole traducir algoritmos de software (descritos en C/C++/Matlab) a descripciones hardware optimizadas. El estudiante aprenderá a aplicar distintas estrategias de optimización para maximizar el rendimiento y minimizar el consumo de recursos del sistema final, logrando así un diseño hardware eficiente y robusto.
Competencias
- Los alumnos aprenderán:
• Capacidad de análisis y síntesis para la resolución de problemas complejos en el ámbito de los sistemas empotrados.
• Habilidad para el manejo de especificaciones y la utilización de software avanzado de diseño y síntesis de alto nivel, fomentando el aprendizaje autónomo y la adaptación a nuevas tecnologías.
• Desarrollará un razonamiento crítico para evaluar y seleccionar las estrategias de implementación y optimización más adecuadas en función de los requisitos de diseño (rendimiento, área y consumo).
• Potenciará su capacidad de organización y planificación para abordar el ciclo de vida completo del diseño de un sistema en chip, desde la concepción inicial hasta la implementación y validación final sobre una plataforma hardware.